Aldi, Mulya Permana and Yani, RIdal (2023) Studi Analisa Koreksi Faktor Daya Menggunakan Kapasitor Bank Kampus III UIN Imam Bonjol Padang. Diploma thesis, Universitas Bung Hatta.
Text
Cover DLL.pdf.pdf Download (3MB) |
|
Text
BAB PENDAHULUAN.pdf.pdf Download (3MB) |
|
Text
BAB PENUTUP.pdf Download (293kB) |
|
Text
Daftar Pustaka.pdf Download (343kB) |
|
Text
Skripsi Full Text.pdf.pdf Restricted to Repository staff only Download (25MB) |
Abstract
Di dalam kehidupan modern saat ini pemakaian energi listrik sangat besar, besarnya energi atau beban listrik yang terpakai ditentukan oleh reaktansi (R), induktansi (L) dan capasitansi (C). Besarnya pemakaian energi listrik ini disebabkan karena banyak dan beraneka ragam peralatan (beban) listrik yang digunakan. Hal inilah yang seharusnya disadari oleh semua orang, bahwa daya semu dapat ditekan penggunaannya, dengan memperbaiki cos φ, memperkecil nilai daya reaktif sehingga diharapkan daya aktif sama besarnya dengan daya semu yang digunakan atau dapat dikatakan mengupayakan faktor daya mendekati angka 1. Sehingga perlu menggunakan alat kapasitor bank untuk memperbaiki cos φ pada peralatan listrik di industri. Kapasitor Bank merupakan peralatan listrik yang mempunyai sifat kapasitif yang terdiri sekumpulan beberapa kapasitor yang disambung secara parallel untuk mendapatkan kapasitas kapasitif tertentu. Dalam penelitian ini, dilakukan perhitungan, dimana kapasitor bank sudah terpasang LVMDP 1 kapasitas 600 kVAR ( 12 x 50 kVAR) dan kapasitor bank terpasang LVMDP 2 500 kVAR (2 x 25 kVAR dan 10 x 50 kVAR). Jadi, saat kapasitor bank berfungsi, dimana cos φ baru adalah satu. Saat kapasitor bank tidak berfungsi, dimana beban terpasang LVMDP 1 831,2 kVA dengan kapasitor bank 600 kVAR, maka cos φ lama 0,69, sehingga membutuhkan 3 Steps untuk mencapai cosφ ≥ 0,85. Pada saat beban terpasang LVMDP 1 SDP C 163,4 kVA dengan kapasitor bank 600 kVAR, maka cos φ lama 0,99, sehingga tidak membutuhkan step untuk mencapai cos φ ≥ 0,85. Pada saat beban terpasang LVMDP 1 SDP C sampai SDP J 369,3 kVA dengan kapasitor bank 600 kVAR, maka cos φ lama 0,99, sehingga tidak membutuhkan step untuk mencapai cos φ ≥ 0,85. Pada saat beban terpasang LVMDP 2 772,84 kVA dengan kapasitor bank 550 kVAR, maka cos φ lama 0,70, sehingga membutuhkan 4 steps untuk mencapai cos φ ≥ 0,85. Pada saat beban terpasang LVMDP 2 SDP E 151,63 kVA dengan kapasitor bank 550 kVAR, maka cos φ lama 0,99, sehingga tidak membutuhkan step untuk mencapai cos φ ≥ 0,85. Pada saat beban terpasang LVMDP 2 SDP E sampai SDP G 443,38 kVA dengan kapasitor bank 550 kVAR, maka cos φ lama 0,99, sehingga tidak membutuhkan step untuk mencapai cos φ ≥ 0,85. Pada saat beban terpasang LVMDP 2 SDP E sampai SDP H 631,41 kVA dengan kapasitor bank 550 kVAR, maka cos φ lama 0,45, sehingga membutuhkan 11 steps untuk mencapai cos φ ≥ 0,85. Pada saat beban terpasang PH 1 2500 kVA dengan kapasitor bank 600 kVAR, maka faktor daya lama 0,91, sehingga tidak membutuhkan step untuk mencapai cos φ ≥ 0,85. Pada saat beban terpasang PH 2 1600 kVA dengan kapasitor bank 550 kVAR, maka faktor daya lama 0,94, sehingga tidak membutuhkan step untuk mencapai cos φ ≥ 0,85. Kata Kunci : Kapasitor bank; cos φ; daya reaktif; kapasitas kapasitor bank.
Item Type: | Thesis (Diploma) |
---|---|
Subjects: | T Technology > TK Electrical engineering. Electronics Nuclear engineering |
Divisions: | Fakultas Teknologi Industri > Teknik Elektro |
Depositing User: | Teknik Elektro FTI |
Date Deposited: | 07 Mar 2023 02:29 |
Last Modified: | 07 Mar 2023 02:29 |
URI: | http://repo.bunghatta.ac.id/id/eprint/11492 |
Actions (login required)
View Item |